#### Lecture 05 组合逻辑电路OK

## 一、组合逻辑电路概述

若逻辑电路在任何时刻产生的稳定输出值仅 仅取决于该时刻各输入值的组合,而与过去的输 入值无关,则称为**组合逻辑电路**。



可用一组逻辑函数表达式来描述其**逻辑功能**, 函数表达式可表示为:

$$F_i = f_i(X_1, X_2, \dots, X_n)$$
  $i = 1, 2, \dots, m$ 

组合电路具有两个特点:

- 1) 由逻辑门电路组成, 不包含任何记忆元件;
- 2)信号是单向传输的,不存在反馈回路。

# 二、组合逻辑电路分析

所谓**逻辑电路分析**,是指对一个给定的逻辑电路,找出其输出与输入之间的逻辑关系。

## 一般步骤如下:

- 1. 根据逻辑电路写出输出函数表达式
- 2. 化简输出函数表达式
- 3. 列出输出函数真值表

#### 4. 功能评述与评价

【例1】分析下图所示组合逻辑电路:



$$F = \overline{\overline{P_4 P_5}} = \overline{\overline{\overline{A}(B+C)} \overline{ABC}}$$

化简: 
$$F = \overline{\overline{A}(B+C)}\overline{ABC}$$

$$=\overline{A}(B+C)+A\overline{BC}$$

$$= \overline{A}B + \overline{A}C + A(\overline{B} + \overline{C})$$

$$= \overline{A}B + \overline{A}C + A\overline{B} + A\overline{C}$$

$$=(\overline{A}B+A\overline{B})+(\overline{A}C+A\overline{C})$$

$$= (A \oplus B) + (A \oplus C)$$

真值表:

功能评述:由真值表可知,

|    | A | В | C | F |
|----|---|---|---|---|
|    | 0 | 0 | 0 | 0 |
|    | 0 | 0 | 1 | 1 |
|    | 0 | 1 | 0 | 1 |
|    | 0 | 1 | 1 | 1 |
| 1, | 1 | 0 | 0 | 1 |
|    | 1 | 0 | 1 | 1 |
|    | 1 | 1 | 0 | 1 |
|    | 1 | 1 | 1 | 0 |
|    |   |   |   |   |

一 该电路具有检查输入信号取值是 否一致的逻辑功能,一旦输出为 则表明输入不一致。通常称该电 路为"不一致电路"。

由分析可知,该电路的设计方案并不是最简的。根据化简后的输出函数表达式,可采用异或

门和或门画出实现给定功能的逻辑电路,如下图所示:



【例2】分析下图所示逻辑

电路:



【分析】输出函数:

$$S = \overline{\overline{AB} \cdot A} \cdot \overline{\overline{AB} \cdot B}$$

$$C = \overline{\overline{AB}}$$

化简: 
$$S = \overline{AB} \cdot A \cdot \overline{AB} \cdot B = \overline{AB} \cdot A + \overline{AB} \cdot B$$

$$=(\overline{A}+\overline{B})A+(\overline{A}+\overline{B})B$$

$$=A\overline{B}+\overline{A}B=A\oplus B$$

$$C = \overline{\overline{AB}}$$

#### 真值表:

| $\mathbf{A}$ | В | S | C |
|--------------|---|---|---|
| 0            | 0 | 0 | 0 |
| 0            | 1 | 1 | 0 |
| 1            | 0 | 1 | 0 |
| 1            | 1 | 0 | 1 |

功能描述:由真值表可以看出,若将 A、B 分别作为一位二进制数,则 S 是 A、B 相加的"和",而 C 是相加产生的"进位"。该电路称作"半加器",它能实现两个一位二进制数的加法运算。

半加器已被加工成小规模集成电路,其逻辑符号如下:



说明:在电路本身并不复杂的时候,也可以直接根据电路列真值表!

【例3】分析下图所示组合逻辑电路:



化简:  $F = (\overline{A} + \overline{B})\overline{\overline{A} + C}(B \oplus C)(B + C)$ 

$$= \overline{AB}\overline{\overline{A}} + C(B \oplus C)(B + C)$$

$$=(AB+\overline{A}+C)(B\oplus C)(B+C)$$

$$=(AB+\overline{A}+C)(\overline{B}C+B\overline{C})(B+C)$$

$$=(AB+\overline{A}+C)(B\overline{C}+\overline{B}C)$$

$$=AB\overline{C}+\overline{A}B\overline{C}+\overline{A}\overline{B}C+\overline{B}C$$

$$= B\overline{C} + \overline{B}C = B \oplus C$$

根据化简结果可知,该电路实现"异或"逻辑功能。

显然,原逻辑电路的设计是不合理的,该电路的逻辑功能只需要一个异或门便能实现,其逻辑电路可简化如下:



从上述例子可以看出,通过对电路进行分析,不仅可以找出电路输入、输出之间的关系,确定电路的逻辑功能,同时还能对某些设计不合理的电路进行改进和完善。

## 三、组合逻辑电路设计

根据问题要求完成的逻辑功能,求出在特定 条件下实现给定功能的逻辑电路,称为**逻辑设计**, 又叫做**逻辑综合**。



## 一般过程:

- 1. 建立给定问题的逻辑描述,可以采用真值表法和分析法。
  - 2. 求出逻辑函数的最简表达式
- 3. 选择逻辑门类型并将逻辑函数变换成相应 形式
  - 4. 画出逻辑电路图

根据实际情况,可跳过其中的某些步骤。

# 【例 4】设计一个三变量"多数表决电路"。

分析:逻辑变量A、B、C分别代表参加表决的 3 个成员: 0 表示反对,1 表示赞成;逻辑变量

| A | В | C | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

F表示表决结果: 0表示被否定,

1表示通过。真值表如左:

F的最小项表达式为:

$$F(A,B,C) = \sum m(3,5,6,7)$$

$$F(A,B,C) = \sum m(3,5,6,7)$$
的卡诺图:



F的最简"与-或"式为:

$$F(A,B,C) = AB + AC + BC$$

假定采用与非门实现给定功能的电路,则应

将上述表达式变换成"与非"式:

$$F(A,B,C) = AB + AC + BC = \overline{AB} \cdot \overline{AC} \cdot \overline{BC}$$

由函数的"与非"式,可画出实现给定功能的逻辑电路如右图所示:



【例 5】设计一个比较两个三位二进制数是否相等的数值比较器。

分析: 令两个3位二进制数分别为 $A = a_3 a_2 a_1$ ,  $B = b_3 b_2 b_1$ , 比较结果为函数F。

当 A=B 时,F为 1;否则F为 0。

显然,该电路有6个输入变量,1个输出函数。

由于二进制数 A 和 B 相等,必须同时满足

 $a_3 = b_3$ 、 $a_2 = b_2$ 、 $a_1 = b_1$ ,而 $a_i = b_i$ 只有 $a_i$ 和 $b_i$ 同时为 0 或者同时为 1 两种情况,可用 $\bar{a}_i\bar{b}_i + a_ib_i = a_i \odot b_i$ 表示。因此,该问题可用逻辑表达式描述为:

$$F = (\overline{a}_{3}\overline{b}_{3} + a_{3}b_{3})(\overline{a}_{2}\overline{b}_{2} + a_{2}b_{2})(\overline{a}_{1}\overline{b}_{1} + a_{1}b_{1})$$

假定将上述逻辑表达式展开成"与-或"式,则表达式中包含8个6变量"与项"。

假定采用异或门和或非门实现给定功能,可

将逻辑表达式作如下变换:

$$F = (\overline{a}_{3}\overline{b}_{3} + a_{3}b_{3})(\overline{a}_{2}\overline{b}_{2} + a_{2}b_{2})(\overline{a}_{1}\overline{b}_{1} + a_{1}b_{1})$$

$$= (a_{3} \odot b_{3})(a_{2} \odot b_{2})(a_{1} \odot b_{1})$$

$$= \overline{a_{3} \oplus b_{3}} \cdot \overline{a_{2} \oplus b_{2}} \cdot \overline{a_{1} \oplus b_{1}}$$

$$= \overline{a_{3} \oplus b_{3} + a_{2} \oplus b_{2} + a_{1} \oplus b_{1}}$$

$$\stackrel{\text{a.s.}}{=}$$

$$= \overline{a_{3} \oplus b_{3} + a_{2} \oplus b_{2} + a_{1} \oplus b_{1}}$$

根据变换后的表达式可画出

逻辑电路图如下:



再如:设计一个电路,判断一个 8421BCD 码形式的 1 位数是否为合数。

解答: 真值表如下

| A | В | C | D | F | A | В | C | D | F | A | В | C | D | F | A | В | C | D | F |
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 0 | 0 | d |
| 0 | 0 | 0 | 1 | 0 | 0 | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 1 | 1 | 1 | 0 | 1 | d |
| 0 | 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 0 | d | 1 | 1 | 1 | 0 | d |

| 0 0 1 1 0 0 1 1 0 | 1 0 1 1 d 1 1 d |
|-------------------|-----------------|
|-------------------|-----------------|

如果利用无关项化简,卡诺图如下:

| $\not \subset D$ | 00.           | 01 | 11.        | 10. |
|------------------|---------------|----|------------|-----|
| AB               |               |    |            |     |
| 00°              | ţ.            | ţ. | ą.         | Þ   |
| 01               | 1             | £  | ÷          | 1.  |
| 11               | $\mathbf{d}$  | d. | d.         | d   |
| 10.              | \ <u>1</u> _= | 1. | <u>d</u> . | d   |

$$F = A + B\overline{D}$$